[发明专利]计算机设备、虚拟化加速设备、数据传输方法及存储介质有效
申请号: | 202110365740.5 | 申请日: | 2021-04-06 |
公开(公告)号: | CN112765084B | 公开(公告)日: | 2021-09-14 |
发明(设计)人: | 吴斌斌;张献涛;傅俊康;文敢;任晋奎 | 申请(专利权)人: | 阿里云计算有限公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F13/40;G06F15/78 |
代理公司: | 北京太合九思知识产权代理有限公司 11610 | 代理人: | 刘戈;张爱 |
地址: | 310012 浙江省*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 计算机 设备 虚拟 加速 数据传输 方法 存储 介质 | ||
1.一种计算机设备,其特征在于,包括:物理机和虚拟化加速设备;所述虚拟化加速设备通过高速串行总线与所述物理机连接;
在所述虚拟化加速设备上配置串口设备所需的多个寄存器,并将所述多个寄存器映射到所述虚拟化加速设备的配置空间中,以实现面向所述物理机的虚拟化的串口设备,所述虚拟化的串口设备是硬件实现,用于配合所述物理机进行串口数据的收发;所述物理机,用于识别所述虚拟化的串口设备,并通过所述虚拟化的串口设备进行串口数据的收发;
其中,所述多个寄存器至少包括:发送保持寄存器THR、线路状态寄存器LSR和接收缓冲寄存器RBR;
所述物理机,用于通过所述高速串行总线向THR写入第一串口数据;所述虚拟化的串口设备,用于将THR中的第一串口数据输出至所述虚拟化加速设备的内存缓存中,并将LSR中的THR状态位置1;以及
所述虚拟化的串口设备,用于将从所述内存缓存中读取的第二串口数据写入RBR,并将LSR的数据准备状态位置1,以及在所述第二串口数据被读取完毕后将所述LSR的数据准备状态位置0;所述物理机具体用于:在检测到LSR的数据准备状态位置1时,通过所述高速串行总线从RBR中读取所述第二串口数据。
2.根据权利要求1所述的设备,其特征在于,所述物理机具体用于:对所述高速串行总线上的设备进行枚举,在发现所述虚拟化加速设备的情况下,根据所述配置空间中至少部分寄存器的值,识别到所述虚拟化的串口设备。
3.根据权利要求2所述的设备,其特征在于,所述物理机还用于:
在首次识别到所述虚拟化的串口设备时,为所述虚拟化的串口设备命名,并修改操作系统中串口输出参数中的串口名称为所述虚拟化的串口设备的名称。
4.根据权利要求1所述的设备,其特征在于,所述虚拟化加速设备的内存缓存,用于缓存所述物理机通过所述虚拟化的串口设备进行收发的串口数据;
所述虚拟化加速设备的处理器,用于从所述内存缓存中读取所述物理机经所述虚拟化的串口设备写入的第一串口数据并输出,或向所述内存缓存数据写入所述物理机需要接收的第二串口数据,以供所述虚拟化的串口设备读取并发送给所述物理机。
5.根据权利要求4所述的设备,其特征在于,所述虚拟化加速设备包括可编程逻辑器件和第一处理芯片;所述虚拟化的串口设备位于所述可编程逻辑器件上,所述处理器和内存缓存位于所述第一处理芯片上。
6.根据权利要求5所述的设备,其特征在于,所述可编程逻辑器件为现场可编程逻辑门阵列FPGA或复杂可编程逻辑器件CPLD;所述第一处理芯片为专用集成电路ASIC芯片或系统级芯片SOC。
7.根据权利要求4所述的设备,其特征在于,所述虚拟化加速设备包括第二处理芯片;所述虚拟化的串口设备、所述处理器和内存缓存均位于所述第二处理芯片上。
8.根据权利要求7所述的设备,其特征在于,所述第二处理芯片为ASIC芯片或SOC。
9.根据权利要求1-8任一项所述的设备,其特征在于,所述高速串行总线为外设部件互连标准PCI总线或外设部件互联扩展总线标准PCIE总线。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于阿里云计算有限公司,未经阿里云计算有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110365740.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种吨袋拆包机
- 下一篇:计算机设备、虚拟化加速设备、远程控制方法及存储介质