[发明专利]基于FPGA的低延时VDE星载下行数字信号处理系统有效
申请号: | 202011377783.7 | 申请日: | 2020-11-30 |
公开(公告)号: | CN112532306B | 公开(公告)日: | 2021-09-28 |
发明(设计)人: | 田运通;向前;杜璞玉;李惠媛;殷惠惠;罗小成 | 申请(专利权)人: | 上海航天电子通讯设备研究所 |
主分类号: | H04B7/185 | 分类号: | H04B7/185;H04L1/00 |
代理公司: | 上海汉声知识产权代理有限公司 31236 | 代理人: | 王晶;胡晶 |
地址: | 201109 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种基于FPGA的低延时VDE星载下行数字信号处理系统,其特征在于,包括:数据分块与转发模块、分块Turbo编码和加扰处理模块、通用调制发射处理模块;本发明通过基于VDE通信协议机制的低延迟数字信号处理方法与模块设计,大幅降低了VDE调制信号发送延迟,并降低了FPGA资源占用,可应用于VDE星载下行数字信号处理场景。 | ||
搜索关键词: | 基于 fpga 延时 vde 下行 数字信号 处理 系统 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海航天电子通讯设备研究所,未经上海航天电子通讯设备研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/202011377783.7/,转载请声明来源钻瓜专利网。
- 上一篇:刻蚀控制方法
- 下一篇:一种植发手术护士用护理推车