[发明专利]一种用于串行接口的并行数据位宽变换电路有效

专利信息
申请号: 201910243521.2 申请日: 2019-03-28
公开(公告)号: CN109977059B 公开(公告)日: 2020-10-27
发明(设计)人: 王自强;李貌;张春;王志华 申请(专利权)人: 清华大学
主分类号: G06F13/40 分类号: G06F13/40;G06F13/42
代理公司: 西安智大知识产权代理事务所 61215 代理人: 段俊涛
地址: 100084 北京市海淀区1*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种用于串行接口的并行数据位宽变换电路,包括发射端并行数据位宽变换电路和接收端并行数据位宽变换电路。在高速串行接口发射端,数据源根据要求输入10/20/40位的并行数据,经过发射端并行数据位宽变换电路,输出40位的并行数据,供实现并串转换功能的发射机使用。在高速串行接口接收端,实现串并转换功能的接收机恢复出40位的并行数据,经过接收端并行数据位宽变换电路,根据要求输出10/20/40位并行数据,供信号处理电路使用。该并行数据位宽变换电路结构简单,延时较小,易于实现。
搜索关键词: 一种 用于 串行 接口 并行 数据 变换 电路
【主权项】:
1.一种用于串行接口的并行数据位宽变换电路,其特征在于,包括:发射端并行数据位宽变换电路,包括1:2解串器A和1:2解串器B,当输入信号位宽为10bit时,经1:2解串器A和1:2解串器B进行2次1:2解串变换,输出信号位宽变换为40bit;当输入信号位宽为20bit时,经1:2解串器B进行1次1:2解串变换,输出信号位宽变换为40bit;当输入信号位宽为40bit时,则直接输出,输出信号位宽仍为40bit;接收端并行数据位宽变换电路,包括2:1串化器A、2:1串化器B和2:1串化器C,输入信号位宽为40bit,根据协议要求,或者,40bit信号先分别经2:1串化器A和2:1串化器B进行1次2:1串化变换,再经2:1串化器C进行1次2:1串化变换,输出信号位宽变换为10bit;或者,40bit信号先分别经2:1串化器A和2:1串化器B进行1次2:1串化变换,输出信号位宽变换为20bit;40bit信号直接输出,输出信号位宽仍为40bit。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910243521.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top