[发明专利]数字锁相环及其实施方法在审
申请号: | 201910168015.1 | 申请日: | 2019-03-06 |
公开(公告)号: | CN110247655A | 公开(公告)日: | 2019-09-17 |
发明(设计)人: | 贾亚瓦尔达恩·贾纳尔达纳恩;克里斯多夫·安德鲁·席尔;辛杰·丹瓦雷·帕勒克 | 申请(专利权)人: | 德州仪器公司 |
主分类号: | H03L7/099 | 分类号: | H03L7/099 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 林斯凯 |
地址: | 美国德*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请案涉及一种数字锁相环及其实施方法。锁相环PLL(90)包含:模拟锁相环(105),其用来生成输出时钟;滤波器(103),其经耦合到所述模拟锁相环(105);及时数转换器TDC(100),其接收参考时钟及反馈时钟。所述反馈时钟是从所述输出时钟导出。所述TDC(100)生成数字输出值。所述PLL(90)还包含耦合到所述TDC(100)的循环滑移检测器电路(102)。所述循环滑移检测器电路(102)基于所述数字输出值而检测循环滑移且将所述数字输出值调整达对应于所述参考时钟的周期的整数倍的第二数字值。 | ||
搜索关键词: | 数字输出 循环滑移检测器 模拟锁相环 数字锁相环 反馈时钟 输出时钟 耦合到 电路 滤波器 转换器 接收参考时钟 参考时钟 申请案 锁相环 整数倍 导出 滑移 检测 | ||
【主权项】:
1.一种数字锁相环DPLL,其包括:模拟锁相环,其用来生成输出时钟;滤波器,其经耦合到所述模拟锁相环;时数转换器TDC,其经耦合以接收参考时钟及反馈时钟,所述反馈时钟是从所述输出时钟导出,所述TDC用来生成数字输出值;及循环滑移检测器电路,其经耦合到所述TDC,所述循环滑移检测器电路用来基于所述数字输出值而检测循环滑移且将所述数字输出值调整达对应于所述参考时钟的周期的整数倍的第二数字值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德州仪器公司,未经德州仪器公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910168015.1/,转载请声明来源钻瓜专利网。