[发明专利]基于印录存储阵列的可编程计算阵列封装在审
申请号: | 201810187776.7 | 申请日: | 2018-03-07 |
公开(公告)号: | CN110247653A | 公开(公告)日: | 2019-09-17 |
发明(设计)人: | 张国飙 | 申请(专利权)人: | 杭州海存信息技术有限公司 |
主分类号: | H03K19/177 | 分类号: | H03K19/177 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 310051*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出一种新型可编程门阵列——可编程计算阵列封装。它含有至少一可编程计算芯片和一可编程逻辑芯片。可编程计算芯片含有多个可编程计算单元,每个可编程计算单元含有多个印录存储阵列,每个印录存储阵列存储一基本函数库的查找表(LUT)。可编程计算芯片和可编程逻辑芯片垂直堆叠,并通过芯片间连接电耦合。 | ||
搜索关键词: | 可编程 存储阵列 计算芯片 可编程逻辑芯片 计算单元 阵列封装 可编程门阵列 基本函数库 垂直堆叠 查找表 电耦合 存储 芯片 | ||
【主权项】:
1.一种可编程计算阵列封裝(400),其特征在于含有:一含有多个可编程计算单元(100, 100AA‑100AD)的可编程计算芯片(100W),该可编程计算单元(100)含有:第一和第二三维印录存储器(3D‑P)阵列(110, 120),该第一3D‑P阵列(110)存储一第一基本函数的至少部分查找表(LUT A),该第二3D‑P阵列(120)存储一第二基本函数的至少部分查找表(LUT B);至少一与该第一和第二3D‑P阵列耦合的计算单元内可编程连接(150或160),基于该计算单元内可编程连接的设置信号(125),该可编程计算单元(100)选择性地实现该第一或第二基本函数;一含有多个可编程逻辑单元(200, 200AA‑200AD)的可编程逻辑芯片(200W),该可编程逻辑单元(200)从一逻辑运算库中选择性地实现一种逻辑运算;所述可编程计算芯片(100W)和所述可编程逻辑芯片(200W)分别形成在不同衬底上,并通过多个芯片间连接(180)电耦合。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州海存信息技术有限公司,未经杭州海存信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810187776.7/,转载请声明来源钻瓜专利网。
- 上一篇:一种电平移位及其调节电路
- 下一篇:数字锁相环及其实施方法