[发明专利]在计算系统中执行抗混叠操作有效
申请号: | 201780010963.1 | 申请日: | 2017-01-17 |
公开(公告)号: | CN108701235B | 公开(公告)日: | 2022-04-12 |
发明(设计)人: | 艾维吉恩·费恩施泰因 | 申请(专利权)人: | 超威半导体公司 |
主分类号: | G06T15/50 | 分类号: | G06T15/50;G06T15/80;G06T19/20 |
代理公司: | 上海胜康律师事务所 31263 | 代理人: | 李献忠;张华 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 公开了用于执行混合式抗混叠操作的系统、设备和方法。混合式抗混叠解析操作将多重采样抗混叠和后处理抗混叠组合,以便以在计算方面有效的方式生成更高质量的图像。在一个实施方案中,处理器检测对存储在存储器中的图像执行抗混叠解析操作的请求。响应于检测到所述请求,所述处理器将所述图像的尺寸扩展并且随后利用后处理抗混叠滤波器对所述图像进行滤波。在对所述图像进行滤波之后,所述处理器对所述图像执行平均,形成所述抗混叠解析操作的结果。将所述图像的尺寸扩展涉及将所述图像的子像素转换成规则像素。在对所述图像进行滤波之前,所述处理器还可旋转所述图像以将所述子像素对准成垂直和水平网格图案。还预期处理器的实施方案,所述处理器被配置成:基于旋转网格来生成正被渲染的图像的每个像素的多个子像素采样坐标,其中为所述旋转网格指定旋转量;对由正被多个执行单元渲染的所述图像的每个像素内的所述多个子像素采样坐标指示的子像素位置进行采样;并且将所述子像素位置的值存储在存储器中。 | ||
搜索关键词: | 计算 系统 执行 抗混叠 操作 | ||
【主权项】:
1.一种系统,其包括:存储器;以及处理器;其中所述处理器被配置成:检测对存储在所述存储器中的第一图像执行抗混叠解析操作的请求,其中所述第一图像包括每像素多个子像素样本并且具有第一组尺寸;响应于检测到所述请求:将所述第一图像的尺寸扩展以创建第二图像,所述第二图像包括每像素单个样本并且具有比所述第一组尺寸大的第二组尺寸;对所述第二图像执行后处理抗混叠,以创建具有所述第二组尺寸的第三图像;以及减小所述第三图像的尺寸以创建第四图像,其中所述第四图像是所述抗混叠解析操作的结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于超威半导体公司,未经超威半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201780010963.1/,转载请声明来源钻瓜专利网。
- 上一篇:一种光源模组、图像获取装置、身份识别装置及电子设备
- 下一篇:卷积神经网络