[发明专利]一种处理器调试方法及系统有效
申请号: | 201710479816.0 | 申请日: | 2017-06-22 |
公开(公告)号: | CN107301102B | 公开(公告)日: | 2020-05-26 |
发明(设计)人: | 许建国;刘洋;张国;姜黎;彭鹏 | 申请(专利权)人: | 湖南国科微电子股份有限公司 |
主分类号: | G06F11/07 | 分类号: | G06F11/07;G06F11/22 |
代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 逯长明;许伟群 |
地址: | 410100 湖南省*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例提供了一种处理器调试方法及系统,为了实现在处理器卡死时获取处理器指令的执行状态,首先,在处理器运行时,将处理器中的PC值同步发送给FIFO存储器,当处理器复位时,逻辑控制器判断是否获取到来自WDT的复位标志信号,如果是,则说明处理器发生了卡死而被WDT复位,逻辑控制器停止向FIFO存储器中同步发送PC值,因此,FIFO存储器中始终存储着处理器发生卡死时的PC值,本方案将处理器卡死时的PC值作为目标PC值;然后,处理器从FIFO存储器中获取目标PC值;目标PC值中的指令就能够反映出处理器卡死时指令的执行状态,从而,解决了现有技术无法在处理器卡死时确定处理器指令执行状态的问题。 | ||
搜索关键词: | 一种 处理器 调试 方法 系统 | ||
【主权项】:
一种处理器调试方法,应用于SoC(系统芯片)系统中,其特征在于,所述方法包括:当处理器执行工作程序时,逻辑控制器将处理器的PC值同步发送给FIFO(先入先出)存储器;当处理器复位时,所述逻辑控制器判断是否获取到来自WDT(看门狗计时器)的复位标志信号;如果是,则所述逻辑控制器停止向所述FIFO存储器中同步发送所述PC值,所述FIFO存储器中已存的所述PC值为目标PC值;处理器从所述FIFO存储器中获取所述目标PC值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湖南国科微电子股份有限公司,未经湖南国科微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710479816.0/,转载请声明来源钻瓜专利网。