[发明专利]一种Reed‑Muller逻辑电路功耗和面积优化方法在审

专利信息
申请号: 201710024543.0 申请日: 2017-01-11
公开(公告)号: CN106874555A 公开(公告)日: 2017-06-20
发明(设计)人: 王翔;李明哲;何振学;王维克;周成;李林 申请(专利权)人: 北京航空航天大学
主分类号: G06F17/50 分类号: G06F17/50;G06N3/12
代理公司: 北京慧泉知识产权代理有限公司11232 代理人: 王顺荣,唐爱华
地址: 100191*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种Reed‑Muller逻辑电路功耗和面积优化方法,具体步骤如下1实现布尔逻辑电路向RM逻辑电路的极性转换;2进行自适应遗传算法产生新的子代种群;3采用轮盘赌选择方式选出父代种群中的3/5优秀个体和子代种群中的3/5优秀个体组成中间种群;4对中间种群进行自适应模拟退火处理;5判断当前的进化代数是否到达最大进化代数,若是,输出最佳个体;否则,当前进化代数加1,执行步骤2到步骤5;通过以上步骤解决了RM逻辑电路最佳极性搜索问题,克服了原有方法收敛速度慢,容易早熟,陷入局部最优的缺点,增强了收敛性及鲁棒性,提高了最优解的质量,使得RM逻辑电路的优化效果更佳。
搜索关键词: 一种 reed muller 逻辑电路 功耗 面积 优化 方法
【主权项】:
一种Reed‑Muller逻辑电路功耗和面积优化方法,其特征在于:该方法具体步骤如下:步骤1:实现布尔逻辑电路向RM逻辑电路的极性转换;步骤2:进行自适应遗传算法产生新的子代种群;步骤3:采用轮盘赌选择方式选出父代种群中的3/5优秀个体和子代种群中的3/5优秀个体组成中间种群;步骤4:对中间种群进行自适应模拟退火处理;步骤5:判断当前的进化代数是否到达最大进化代数,若是,输出最佳个体;否则,当前进化代数加1,执行步骤2到步骤5;通过以上步骤解决了RM逻辑电路最佳极性搜索问题,克服了原有方法收敛速度慢,容易早熟,陷入局部最优的缺点,增强了收敛性及鲁棒性,提高了最优解的质量,使得RM逻辑电路的优化效果更佳。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航空航天大学,未经北京航空航天大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710024543.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top