[发明专利]一种基于FPGA实现万兆以太网电口传输的方法及系统有效
申请号: | 201610853962.0 | 申请日: | 2016-09-27 |
公开(公告)号: | CN106385390B | 公开(公告)日: | 2020-04-10 |
发明(设计)人: | 蔡清;谭红伟;欧文军 | 申请(专利权)人: | 武汉虹信通信技术有限责任公司 |
主分类号: | H04L12/935 | 分类号: | H04L12/935;H04L12/931 |
代理公司: | 武汉科皓知识产权代理事务所(特殊普通合伙) 42222 | 代理人: | 蔡瑞 |
地址: | 430073 湖北省*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FPGA实现万兆以太网电口传输的方法及系统,属于无线传输领域。将万兆以太网电口传输技术应用在扩展单元与远端单元的传输之间,且主要实现部分在扩展单元的FPGA内部完成,扩展单元采用CPU+FPGA+万兆PHY芯片的平台架构,实现无线光口信号到万兆以太网电口信号的转发,在原有架构的FPGA内部添加接口处理模块配合外部的万兆PHY芯片完成相应工作,与现有技术相比,该技术的应用能在一定程度上提高无线传输领域中系统的传输带宽,使组网方式更加灵活,并且能使POE供电得以实现,并且基于原有架构已有的FPGA上实现,减小了实现成本和开发难度。 | ||
搜索关键词: | 一种 基于 fpga 实现 以太网 口传 方法 系统 | ||
【主权项】:
一种基于FPGA实现万兆以太网电口传输的方法,其特征在于,下行链路时,所述方法包括以下步骤:步骤S1、扩展单元通过光口获得接入单元发送的数据,然后通过其内部的FPGA中的SERDES接口模块进行串并转换;步骤S2、FPGA中的CPRI模块按照标准的CPRI协议,采用帧结构逐级嵌套的模式,将光口发送过来的数据封装到CPRI帧中;步骤S3、组好的CPRI帧发送到FPGA中的XGMII接口模块,此模块主要包含将CPRI帧封装到XGMII核接口时序中及实现XGMII接口时序到万兆PHY芯片的XFI接口的转换两部分,转换为万兆PHY芯片对接的接口时序,广播至各个电口中,FPGA完成了光口信号到万兆以太网电口信号的转换工作,进而广播至所有的远端单元。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉虹信通信技术有限责任公司,未经武汉虹信通信技术有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610853962.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种分布式光伏互动终端和方法
- 下一篇:一种光伏逆变系统