[发明专利]一种疏密波脉冲信号的发生方法有效

专利信息
申请号: 201610514008.9 申请日: 2016-06-28
公开(公告)号: CN106026981B 公开(公告)日: 2018-03-16
发明(设计)人: 周杰;方剑乔;梁宜;庄晟坚;龚杰 申请(专利权)人: 浙江中医药大学
主分类号: H03K3/02 分类号: H03K3/02;H03K3/313
代理公司: 杭州求是专利事务所有限公司33200 代理人: 邱启旺
地址: 310053 浙*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种疏密波脉冲信号的发生方法,该方法基于脉冲波发生电路实现,输入信号经DA数字转模拟电路转换后,形成模拟信号,模拟信号通过R0和C3组成的滤波电路滤波后,经运放放大,形成放大信号;在经过PMOS管输出恒流源,输入到输出变压器T1,同时,通过外界的单片机连接时钟引脚1和时钟引脚2,对输出变压器T1的输出序列进行调控,从而得到高精度和高稳定度的疏密波脉冲信号。
搜索关键词: 一种 疏密 脉冲 信号 发生 方法
【主权项】:
一种疏密波脉冲信号的发生方法,其特征在于,所述方法基于脉冲波发生电路实现,所述发生电路包括DA数字转模拟电路、电阻R0、电容C3、运放、电阻R1、电阻R3、电容C1、PMOS管、电阻R80、电阻Rs、输出变压器T1、三极管Q1、三极管Q2、电阻R8、电阻R9、时钟引脚1和时钟引脚2;所述DA数字转模拟电路的输出端与R0的一端相连,R0的另一端与运放的正输入端相连,电容C3的一端接地,另一端与运放的正输入端相连;运放的电源管脚与9v电源相连,运放的地管脚接地,电容C1的一端与运放的输出端相连,另一端与运放的负输入端相连;运放的输出端与电阻R1的一端相连,电阻R1的另一端连接PMOS管的G极,PMOS管的d极连接电阻R80后,与9v电源相连;PMOS管的s极连接电阻Rs后,与输出变压器T1的中心抽头相连;电阻R3一端与运放的负输入端相连,另一端与PMOS管的s极相连;输出变压器T1的一个与三极管Q1的集电极相连,另一个输入端与三极管Q2的集电极相连;三极管Q1的发射极、三极管Q2的发射极均接地;三极管Q1的基极与电阻R8相连后,与时钟引脚1相连,三极管Q2的基极与电阻R9相连后,与时钟引脚2相连;该方法包括以下步骤:(1)向DA数字转模拟电路输入数字信号,经数模转换后,形成模拟信号;(2)模拟信号通过R0和C3组成的滤波电路滤波后,经运放放大,形成放大信号;(3)通过单片机连接时钟引脚1和时钟引脚2,对输出变压器T1的输出序列进行调控,调控方式为:(3.1)在初始时刻t0,时钟引脚2输出高电平,时钟引脚1输出低电平;(3.2)在to+t1时刻,时钟引脚2输出低电平,时钟引脚1输出高电平;t1为疏波的波宽;(3.3)在to+t1+t2时刻,时钟引脚2输出高电平,时钟引脚1输出低电平;t2为疏波的频率;(3.4)重复步骤3.2~3.3,持续输出3s- t1-t2;(3.5)在t0+3s时刻,时钟引脚2输出高电平,时钟引脚1输出低电平;(3.6)在t0+3s+t3时刻,时钟引脚2输出低电平,时钟引脚1输出高电平;t3为密波的波宽;(3.7)在t0+3s+t3+t4时刻,时钟引脚2输出高电平,时钟引脚1输出低电平;t4为密波的频率;(3.8)重复步骤3.6~3.7,持续输出3s- t3-t4;完成一个周期;(4)步骤(2)获得的放大信号经过PMOS管输出恒流源,与步骤(3)调控的时钟信号同时输入到变压器t1,最终得到疏密波形式到脉冲信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江中医药大学,未经浙江中医药大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610514008.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top