[发明专利]一种基于FPGA控制的远程FPGA逻辑代码的下载方法在审
申请号: | 201610305001.6 | 申请日: | 2016-05-09 |
公开(公告)号: | CN105955783A | 公开(公告)日: | 2016-09-21 |
发明(设计)人: | 陈耀武;蒋荣欣;黄余格 | 申请(专利权)人: | 浙江大学 |
主分类号: | G06F9/445 | 分类号: | G06F9/445 |
代理公司: | 杭州天勤知识产权代理有限公司 33224 | 代理人: | 刘静静 |
地址: | 310027 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FPGA控制的远程FPGA逻辑代码的下载方法,通过FPGA逻辑控制代码更新,当更新失败时,FPGA加载备份版本,系统可以正常工作,同时可以进行下一次代码更新。所述下载方法包括:逻辑代码经以太网传输给CPU,处理后通过IIC接口传输给FPGA,在FPGA内部由逻辑代码控制擦除FLASH存储器内的更新代码比特流,将更新代码下载到FLASH存储器中并校验,从而实现FPGA的远程更新。通过对更新代码比特流的校验,使得系统具有了更高的自我诊断功能和冗余度。 | ||
搜索关键词: | 一种 基于 fpga 控制 远程 逻辑 代码 下载 方法 | ||
【主权项】:
一种基于FPGA控制的远程FPGA逻辑代码的下载方法,其特征在于,实现所述下载方法的系统包括一个CPU,至少一个和CPU通讯连接的FPGA,每个FPGA对应通讯连接有一个基于SPI的FLASH存储器,所述下载方法包括:步骤1,CPU解析更新代码,并依据FPGA的读控制命令,将更新代码写入FPGA的寄存器,同时,CPU向FPGA发送写控制命令;FPGA的寄存器中的更新代码通过FIFO缓存重构成更新代码比特流;步骤2,在更新代码时,FPGA从前往后依次擦除FLASH存储器中的初始更新代码比特流和校验字,擦除成功后,FLASH存储器从后往前下载FPGA中的更新代码比特流,下载成功后,对FLASH存储器中的更新代码比特流进行校验,校验成功后,FLASH存储器下载FPGA中的校验字,若擦除、下载和校验均成功,将FLASH存储器中的转换命令字设定为开启,否则转换命令字设定为关闭;步骤3,重新上电后,当转换命令字为开启状态时,FPGA加载FLASH存储器中的更新代码比特流;当转换命令字为关闭状态时,FPGA加载FLASH存储器中的备份代码比特流。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610305001.6/,转载请声明来源钻瓜专利网。
- 上一篇:一种启动控制方法、装置及设备
- 下一篇:一种控制系统上线变更方法及系统