[发明专利]基于令牌桶的模拟总线有效带宽的仿真组件及方法有效
申请号: | 201610097607.5 | 申请日: | 2016-02-22 |
公开(公告)号: | CN105760607B | 公开(公告)日: | 2019-05-03 |
发明(设计)人: | 张睿 | 申请(专利权)人: | 烽火通信科技股份有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 武汉智权专利代理事务所(特殊普通合伙) 42225 | 代理人: | 沈林华 |
地址: | 430074 湖北省*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于令牌桶的模拟总线有效带宽的仿真组件及方法,涉及EDA验证技术领域。该仿真组件包括:写侧延迟计算模块、写侧令牌控制模块、读侧延迟计算模块以及读侧令牌控制模块其中,写侧延迟计算模块,用于计算写侧写入一拍数据所需要的延迟周期;写侧令牌控制模块,用于每当延迟写侧计算的延迟周期后,在有写请求时,增加令牌桶内的令牌数量;读侧延迟计算模块,用于计算读侧读出一拍数据所需要的延迟周期;读侧令牌控制模块,用于每当延迟读侧计算的延迟周期后,在有读请求来临且总线可以输出数据时,输出数据并减少令牌桶内的令牌数量。本发明能在精确性、灵活性、重用性以及均匀性方面均满足越来越复杂的总线验证需求。 | ||
搜索关键词: | 基于 令牌 模拟 总线 有效 带宽 仿真 组件 方法 | ||
【主权项】:
1.一种基于令牌桶的模拟总线有效带宽的仿真组件,其特征在于:该仿真组件包括写侧延迟计算模块、写侧令牌控制模块、读侧延迟计算模块以及读侧令牌控制模块;所述写侧延迟计算模块用于:根据写侧设置的总线所承载业务的带宽、数据宽度以及当前总线所承载业务的带宽偏差计算出写侧写入一拍数据所需要的延迟周期;所述写侧令牌控制模块用于:每当延迟写侧计算的延迟周期后,在有写请求时,根据数据宽度将当前令牌桶内的令牌数量进行相应增加;所述令牌桶内的令牌数量与数据量对应,通过对令牌桶内令牌数量的动态调整模拟总线数据有效信号占空比;所述读侧延迟计算模块用于:根据读侧设置的时钟频率以及当前总线时钟的频偏计算出读侧读出一拍数据所需要的延迟周期;所述读侧令牌控制模块用于:每当延迟读侧计算的延迟周期后,在有读请求来临且当前令牌桶内的令牌数量大于等于设置的令牌桶的可读门限时,判断总线可以输出数据,进行数据的输出,并在输出数据后,根据读侧设置的总线宽度将当前令牌桶内的令牌数量进行相应减少。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于烽火通信科技股份有限公司,未经烽火通信科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610097607.5/,转载请声明来源钻瓜专利网。