[发明专利]一种保持分频时钟相位一致的方法及分频电路有效
申请号: | 201610028863.9 | 申请日: | 2016-01-15 |
公开(公告)号: | CN106982056B | 公开(公告)日: | 2020-05-19 |
发明(设计)人: | 孙华义 | 申请(专利权)人: | 深圳市中兴微电子技术有限公司 |
主分类号: | H03K23/00 | 分类号: | H03K23/00 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 周婷婷 |
地址: | 518085 广*** | 国省代码: | 广东;44 |
权利要求书: | 暂无信息 | 说明书: | 暂无信息 |
摘要: | 本发明公开了一种保持分频时钟相位一致的方法及分频电路,包括:将第一分频器的最后一级寄存器的D输入端与第二分频器的最后一级寄存器的D输入端连通;所述第一分频器位于固化模块的外部,所述第二分频器位于所述固化模块的内部;通过所述第一分频器和所述第二分频器对源时钟信号分别进行分频,在所述第一分频器的最后一级寄存器的Q输出端输出第一分频信号,在所述第二分频器的最后一级寄存器的Q输出端输出第二分频信号;其中,所述第一分频信号与所述第二分频信号的相位一致。 | ||
搜索关键词: | 一种 保持 分频 时钟 相位 一致 方法 电路 | ||
【主权项】:
一种保持分频时钟相位一致的方法,其特征在于,所述方法包括:将第一分频器的最后一级寄存器的D输入端与第二分频器的最后一级寄存器的D输入端连通;所述第一分频器位于固化模块的外部,所述第二分频器位于所述固化模块的内部;通过所述第一分频器和所述第二分频器对源时钟信号分别进行分频,在所述第一分频器的最后一级寄存器的Q输出端输出第一分频信号,在所述第二分频器的最后一级寄存器的Q输出端输出第二分频信号;其中,所述第一分频信号与所述第二分频信号的相位一致。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴微电子技术有限公司,未经深圳市中兴微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610028863.9/,转载请声明来源钻瓜专利网。
- 上一篇:调整用于驱动晶体管装置的驱动强度
- 下一篇:锁相环系统