[发明专利]一种应用于lte的pbch卷积码快速译码装置及方法有效

专利信息
申请号: 201410728305.4 申请日: 2014-12-04
公开(公告)号: CN104468043B 公开(公告)日: 2019-02-12
发明(设计)人: 曾献敏;康忠林;卓开泳;刘玉玲 申请(专利权)人: 福建京奥通信技术有限公司
主分类号: H04L1/00 分类号: H04L1/00
代理公司: 厦门创象知识产权代理有限公司 35232 代理人: 尤怀成
地址: 361000 福建省厦*** 国省代码: 福建;35
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开一种应用于lte的pbch卷积码快速译码装置及方法,其中,装置包括多个存储深度为32的路径存储单元,其用于存储多路路径的卷积码译码结果;路径距离增加计算单元,用于计算每一路假设的译码结果引起的路径距离增加量;路径距离比较单元,用于对64路的路径距离增加量进行比较;路径更新单元,用于对路径迭代更新输出译码结果;所述路径距离增加计算单元、路径距离比较单元、路径更新单元依次连接,所述路径存储单元分别与路径距离增加计算单元及路径更新单元连接。本发明的pbch卷积码快速译码装置及方法,构造简单,译码迅速,准确率高。
搜索关键词: 一种 应用于 lte pbch 卷积码 快速 译码 装置 方法
【主权项】:
1.一种应用于lte的pbch卷积码快速译码装置,其特征在于,包括:多个存储深度为32的路径存储单元,其用于存储多路路径的卷积码译码结果;路径距离增加计算单元,用于计算每一路假设的译码结果引起的路径距离增加量;路径距离比较单元,用于对每一路的路径距离增加量进行比较;路径更新单元,用于根据比较结果对路径迭代更新输出译码结果;所述路径距离增加计算单元、路径距离比较单元、路径更新单元依次连接,所述路径存储单元分别与路径距离增加计算单元及路径更新单元连接;其中,假设a1路径的译码结果为0,按下述公式计算出其三个卷积编码:dataout1=xor(xor(xor(bit,a(2)),xor(a(3),a(5))),a(6));dataout2=xor(xor(xor(bit,a(1)),xor(a(2),a(3))),a(6));dataout3=xor(xor(xor(bit,a(1)),xor(a(2),a(4))),a(6)),其中,xor代表异或;a(1),a(2),a(3),a(4),a(5),a(6)分别为咬尾卷积编码器中的6个寄存器;根据下列公式计算出路径距离增加量:d0=xor(dataout1,rx_data0)+xor(dataout2,rx_data1)+xor(dataout3,rx_data2);其中,rx_data0,rx_data1,rx_data2代表接收到的三路准备解卷积编码的码元;将路径a1的a1(2),a1(3)....a1(32)依次用a1(1),a1(2),....a1(31)代替,其中a1(0)用bit 0代替;另外将寄存器a(2),a(3),a(4)a(5),a(6)的值依次用a(1),a(2),a(3),a(4),a(5)的值代替,a(1)用bit 0替换;针对路径a2,采用与路径a1同样的方式进行计算得到d1,比较d0与d1,选择路径小的为译码结果,将其替换路径a1。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建京奥通信技术有限公司,未经福建京奥通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410728305.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top