[发明专利]一种基于FPGA和Qsys的高精度照度测量系统及方法在审
申请号: | 201410360355.1 | 申请日: | 2014-07-25 |
公开(公告)号: | CN104154992A | 公开(公告)日: | 2014-11-19 |
发明(设计)人: | 杨秀增 | 申请(专利权)人: | 广西民族师范学院 |
主分类号: | G01J1/42 | 分类号: | G01J1/42 |
代理公司: | 北京科亿知识产权代理事务所(普通合伙) 11350 | 代理人: | 汤东凤 |
地址: | 532200 广*** | 国省代码: | 广西;45 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FPGA和Qsys的高精度照度测量系统及方法,该系统在可编程逻辑器件门列阵中,内嵌了32位的NiosII软核CPU。SDRAM控制器与外围的SDRAM存储器芯片,构成本系统的SDRAM存储系统,JTAG UART控制器通过JTAG线与上位PC机相连,实现程序的下载和在线调试功能;EPSC控制器及其外围的EPSC存储芯片,构成一个串行的电可擦除的存储系统,BH1750光照度传感器模块通过I2C数据总路线与FPGA中的NiosII进行通信。本发明在处理自由曲面时更具有数据传输要求少、加工速度快、更平顺等优势。本发明不仅测量精度高,而且成本低廉,有一定的实用和推广价值。 | ||
搜索关键词: | 一种 基于 fpga qsys 高精度 照度 测量 系统 方法 | ||
【主权项】:
一种基于FPGA和Qsys的高精度照度测量系统,其特征在于,在可编程逻辑器件门列阵中,内嵌了32位的NiosII软核CPU,SDRAM控制器与外围的SDRAM存储器芯片,构成本系统的SDRAM存储系统,用于存放NiosII软核CPU运行时的程序和在运行时所产生的重要的数据,JTAG UART控制器通过JTAG线与上位PC机相连,实现程序的下载和在线调试功能;EPSC控制器及其外围的EPSC存储芯片,构成一个串行的电可擦除的存储系统,主要用于存储FPGA配制文件与NiosII软核CPU执行程序代码;LCD控制器及其LCD显示器用于显示光强度值;BH1750光照度传感器模块通过I2C数据总路线与FPGA中的NiosII进行通信,PIO1口为BH1750光强度传感器模块提供SCL时钟信号,而POI2提供SDA信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广西民族师范学院,未经广西民族师范学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410360355.1/,转载请声明来源钻瓜专利网。