[发明专利]处理器及数据处理方法有效
申请号: | 201310746619.2 | 申请日: | 2013-12-30 |
公开(公告)号: | CN103678204B | 公开(公告)日: | 2017-02-15 |
发明(设计)人: | 马健;张戈;刘奇;李文刚 | 申请(专利权)人: | 龙芯中科技术有限公司 |
主分类号: | G06F13/28 | 分类号: | G06F13/28 |
代理公司: | 北京同立钧成知识产权代理有限公司11205 | 代理人: | 刘芳 |
地址: | 100095 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种处理器及数据处理方法。其中,处理器通过第一DMA模块在访存加速区与内存之间进行数据搬移,第二DMA模块在访存加速区与寄存器堆之间进行数据搬移,访存加速区为内存中的锁定地址区,访存加速区用于存储第一DMA模块和第二DMA模块进行读写的数据。通过在内存中锁定一段地址区,并将该段地址区作为访存加速区,增设一个第一DMA模块,通过该第一DMA模块在访存加速区与内存之间进行数据搬移,并结合第二DMA模块在访存加速区与寄存器堆之间进行数据搬移,使得第二DMA模块一直能够从访存加速区读写数据,避免出现数据没有命中的情况,提高了处理器的计算效率。 | ||
搜索关键词: | 处理器 数据处理 方法 | ||
【主权项】:
一种处理器,其特征在于,包括:第一直接内存存取DMA模块、第二直接内存存取DMA模块、内存、寄存器堆;其中,所述第一DMA模块分别与所述内存、访存加速区相连,所述第二DMA模块分别与所述访存加速区、所述寄存器堆相连;所述第一DMA模块,用于在所述访存加速区与所述内存之间进行数据搬移;所述第二DMA模块,用于在所述访存加速区与所述寄存器堆之间进行数据搬移;所述访存加速区为所述内存中的锁定地址区,所述访存加速区,用于存储所述第一DMA模块和所述第二DMA模块进行读写的数据;所述访存加速区划分为至少两个第一子空间,所述寄存器堆划分为至少两个第二子空间;所述第二DMA模块,具体用于采用乒乓模式在所述至少两个第一子空间与所述至少两个第二子空间进行数据搬移。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于龙芯中科技术有限公司,未经龙芯中科技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310746619.2/,转载请声明来源钻瓜专利网。