[发明专利]一种掐头去尾电路有效
申请号: | 201310488789.5 | 申请日: | 2013-10-17 |
公开(公告)号: | CN103605495B | 公开(公告)日: | 2017-07-28 |
发明(设计)人: | 雷绍充;王兴全 | 申请(专利权)人: | 陕西万达信息工程有限公司 |
主分类号: | G06F7/523 | 分类号: | G06F7/523 |
代理公司: | 西安通大专利代理有限责任公司61200 | 代理人: | 汪人和 |
地址: | 710075 陕西省西安市高新*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种掐头去尾电路,适用于大数平方运算。包括2m位寄存器、m位Johnson右移计数器、m位Johnson左移计数器、两个m位与门网络,其中160≤m≤15360;第一m位与门网络的输入分别来自2m位寄存器的高m位和Johnson右移计数器的m位,输出为结果的高m位Q,Q为D触发器原码输出端输出端结果;第二m位与门网络的输入分别来自2m位寄存器的低m位和Johnson左移计数器的m位,输出为结果的低m位Q。本发明每经过一个时钟周期就可以去掉输入数据的最高位和最低位,可以逐步对2m位数据去头去尾,直至结果为0,从而优化平方运算的部分积,减少平方运算的时间。 | ||
搜索关键词: | 一种 掐头去尾 电路 | ||
【主权项】:
一种掐头去尾电路,其特征在于:包括2m位寄存器、m位Johnson右移计数器、m位Johnson左移计数器、两个m位与门网络,其中160≤m≤15360;第一m位与门网络的输入分别来自2m位寄存器的高m位和Johnson右移计数器的m位,输出为结果的高m位Q;第二m位与门网络的输入分别来自2m位寄存器的低m位和Johnson左移计数器的m位,输出为结果的低m位Q。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于陕西万达信息工程有限公司,未经陕西万达信息工程有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310488789.5/,转载请声明来源钻瓜专利网。