[发明专利]一种输出时间保持电路及方法有效
申请号: | 201310317197.7 | 申请日: | 2013-07-25 |
公开(公告)号: | CN104348467B | 公开(公告)日: | 2018-01-19 |
发明(设计)人: | 陈建梅;苏如伟 | 申请(专利权)人: | 北京兆易创新科技股份有限公司 |
主分类号: | H03K19/0175 | 分类号: | H03K19/0175 |
代理公司: | 北京润泽恒知识产权代理有限公司11319 | 代理人: | 赵娟 |
地址: | 100083 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种输出时间保持电路及方法,其中,所述装置包括电压比较单元,用于将工作电压与预置的参考电压进行比较,获得至少两个比较结果信号;使能单元,用于依据所述至少两个比较结果信号产生至少两个使能信号;时钟驱动单元,用于接收基准时钟;以及,依据所述至少两个使能信号分别采用至少两路不同长度的反相器链,将所述基准时钟调整为至少两路相应大小的工作时钟。本发明可以使工作时钟的延时维持在一个较为稳定的范围内,进而使得输出数据的保持时间也是相对稳定的,方便输出数据被采样,并且不增加输出数据传输延时。 | ||
搜索关键词: | 一种 输出 时间 保持 电路 方法 | ||
【主权项】:
一种输出时间保持电路,其特征在于,包括:电压比较单元,用于将工作电压与预置的参考电压进行比较,获得至少两个比较结果信号;使能单元,用于依据所述至少两个比较结果信号产生至少两个使能信号;时钟驱动单元,用于接收基准时钟;以及,依据所述至少两个使能信号分别采用至少两路不同长度的反相器链,将所述基准时钟调整为至少两路相应大小的工作时钟;所述至少两路相应大小的工作时钟包括第一工作时钟、第二工作时钟、第三工作时钟以及第四工作时钟;所述第一工作时钟为依据第一使能信号,采用第一反相器链调整所述基准时钟形成;所述第二工作时钟为依据第二使能信号,采用第二反相器链调整所述基准时钟形成;所述第三工作时钟为依据第三使能信号,采用第三反相器链调整所述基准时钟形成;所述第四工作时钟为依据第四使能信号,采用第四反相器链调整所述基准时钟形成。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京兆易创新科技股份有限公司,未经北京兆易创新科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310317197.7/,转载请声明来源钻瓜专利网。
- 上一篇:具有振幅伺服环的高速电平移位器
- 下一篇:一种基于多光谱的复合绝缘子检测方法