[发明专利]具有仲裁时间错误修正的异步像素阵列有效

专利信息
申请号: 201310061680.3 申请日: 2013-02-27
公开(公告)号: CN103139495A 公开(公告)日: 2013-06-05
发明(设计)人: 徐江涛;李东盛;史再峰;高静;姚素英 申请(专利权)人: 天津大学
主分类号: H04N5/374 分类号: H04N5/374;H04N5/3745;H04N17/00
代理公司: 天津市北洋有限责任专利代理事务所 12201 代理人: 杜文茹
地址: 300072*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种具有仲裁时间错误修正的异步像素阵列,包括:像素阵列、与所述的像素阵列相连的行仲裁选择器、与行仲裁选择器相连的行地址编码器、与所述的像素阵列相连的列仲裁选择器、与列仲裁选择器相连的列地址编码器和分别与像素阵列、行地址编码器、列地址编码器以及外部处理模块相连的外部通信准备模块,还设置有时间错误修正处理模块,所述的时间错误修正处理模块分别连接像素阵列、行地址编码器、列仲裁选择器、列地址编码器和外部通信准备模块。本发明实现了对从像素发出请求到被仲裁选择器选中这段时间的测量,从而实现了对由于等待仲裁而引起的时间错误的修正功能。该结构在光强较大且发生事件率较高的情况下,对精度的提高效果比较显著。
搜索关键词: 具有 仲裁 时间 错误 修正 异步 像素 阵列
【主权项】:
一种具有仲裁时间错误修正的异步像素阵列,包括:像素阵列(1)、与所述的像素阵列(1)相连的行仲裁选择器(2)、与行仲裁选择器(2)相连的行地址编码器(3)、与所述的像素阵列(1)相连的列仲裁选择器(4)、与列仲裁选择器(4)相连的列地址编码器(5)和分别与像素阵列(1)、行地址编码器(3)、列地址编码器(5)以及外部处理模块(7)相连的外部通信准备模块(6),其特征在于,还设置有时间错误修正处理模块(8),所述的时间错误修正处理模块(8)分别连接像素阵列(1)、行地址编码器(3)、列仲裁选择器(4)、列地址编码器(5)和外部通信准备模块(6)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310061680.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top