[发明专利]基于FPGA实现数字示波器数据压缩的方法无效

专利信息
申请号: 201210583140.7 申请日: 2012-12-28
公开(公告)号: CN102998501A 公开(公告)日: 2013-03-27
发明(设计)人: 蔡振越;庄双集;陈焕洵 申请(专利权)人: 福建利利普光电科技有限公司
主分类号: G01R13/02 分类号: G01R13/02
代理公司: 福州君诚知识产权代理有限公司 35211 代理人: 曹元
地址: 350000 福建省漳*** 国省代码: 福建;35
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于FPGA实现数字示波器数据压缩的方法通过FPGA对模拟信号经模数转化器采集到的数字信号数据进行压缩,FPGA先将外部存储器中的数据存入存储器FIFO1内,根据给定的压缩率,从一组数据中找出数据的第一个值、最大值、最小值和最后一个值经压缩模块存入存储器FIFO2内,并对外部存储器中的数字信号循环处理,当存储器FIFO2内数据量达到设定值,存储器FIFO2将不再存取数据,将存储器FIFO2内的数据送给示波器屏幕显示,本发明既提高了示波器的存储深度,同时加快了示波器刷新速度,得到更加连续的波形,提高示波器的捕获率。
搜索关键词: 基于 fpga 实现 数字 示波器 数据压缩 方法
【主权项】:
一种基于FPGA实现数字示波器数据压缩的方法,所述示波器包括:外部存储器,存储外部的模拟信号经模数转化器采集到的数字信号数据;FPGA,处理所述外部存储器中数字信号数据;屏幕,显示经所述FPGA处理后的数字信号;所述外部存储器、FPGA和屏幕依次电性连接,其特征在于:所述基于FPGA实现数字示波器数据压缩的方法为:通过FPGA对经模数转化器转化后的数字信号数据进行压缩,模数转化器转化后的数字信号存储在外部存储器中,采集到的信号总量定义为T, FPGA压缩率定义为N,每一组数据信号量为a,组数为T/N,根据给定的压缩率,FPGA先从外部存储器存储的数字信号中取出a个数字信号存入存储器FIFO1内,并从a个数据信号量中找出该组数字信号中的第一个值、最大值、最小值和最后一个值经压缩模块存入存储器FIFO2内,在FPGA处理数字信号同时,将外部存储器中未处理的数字信号存入存储器FIFO1内为取值做准备,对每一组数据进行循环取值处理,直到FPGA经循环T/N次处理完存储在外部存储器中的信号总量T为止,当存储器FIFO2内数据量达到设定值,存储器FIFO2将不再存取数据,将存储器FIFO2内的数据送给示波器屏幕显示。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建利利普光电科技有限公司,未经福建利利普光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210583140.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top