[发明专利]一种用于星载DSP与FPGA通讯接口的地址线及其优化方法有效

专利信息
申请号: 201210262571.3 申请日: 2012-07-26
公开(公告)号: CN102831090A 公开(公告)日: 2012-12-19
发明(设计)人: 唐月英;许可;于秀芬;刘鹏 申请(专利权)人: 中国科学院空间科学与应用研究中心
主分类号: G06F13/20 分类号: G06F13/20
代理公司: 北京法思腾知识产权代理有限公司 11318 代理人: 杨小蓉;杨青
地址: 100190 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种用于星载DSP和FPGA之间通讯的地址线及其设计方法,该方法能够用于星载的Ti公司的C6000系列的数字信号处理器C6x01和SRAM型可编程逻辑器件之间通讯的地址优化设计方法及基于该方法的地址线设计,所述方法包含:DSP向FPGA实时写单个控制指令,或者从FPGA实时读单个状态字,采用单次CPU访问方式,且每种控制指令的写或单个状态字读取均需某一个目标地址;步骤103)DSP与FPGA进行某一种大块数据的连续读或写,DSP采用直接存储器访问方式访问FPGA,DSP从FPGA内部的存储单元搬移大块数据到其片内的数据存储器,DSP搬移的源地址为某一固定地址;该DSP将片内大块数据搬移到FPGA内部的存储单元,搬移的目标地址为某一个固定地址,且所述读或写可以是同一个地址。
搜索关键词: 一种 用于 dsp fpga 通讯 接口 地址 及其 优化 方法
【主权项】:
一种用于星载DSP和FPGA之间通讯的地址优化设计方法,该方法能够用于星载的Ti公司的C6000系列的数字信号处理器C6x01和SRAM型可编程逻辑器件之间通讯的地址进行优化设计,采用这种通讯设计方法能减少DSP与FPGA之间的接口信号线的数量,进而节省FPGA的IO资源,所述方法包含如下步骤:步骤101)DSP与FPGA通讯的外部存储器接口设置成32位异步方式;步骤102)DSP向FPGA写单个控制指令,或者从FPGA读单个状态字,采用单次CPU访问方式,且每种控制指令的写或单个状态字的读取均需要占用一个目标地址;步骤103)DSP与FPGA进行某一种大块数据的连续读或写,DSP采用直接存储器访问方式访问FPGA;DSP以直接存储器访问方式从FPGA内部的存储单元搬移数据块到其片内数据存储器,,搬移的源地址为某一固定地址;DSP以直接存储器访问方式将片内大块数据搬移到FPGA内部的存储单元,搬移的目标地址为某一固定地址;其中,所述FPGA需根据DSP输出的地址译码及读写控制信号进行地址自增。由于这种DSP与FPGA之间某种大块数据的搬移只需要一个DSP地址,因此可以大大减少DSP与FPGA通讯所需地址数量,而且不需要连续的地址空间,可以采用DSP与其他外设通讯所不用的地址信号用于与FPGA通讯,则这些地址的连线就是点对点,减小了PCB板的复杂度。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院空间科学与应用研究中心,未经中国科学院空间科学与应用研究中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210262571.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top