[发明专利]数据处理方法、存储器控制器与存储器存储装置有效
申请号: | 201210161810.6 | 申请日: | 2012-05-23 |
公开(公告)号: | CN103425594A | 公开(公告)日: | 2013-12-04 |
发明(设计)人: | 朱健华 | 申请(专利权)人: | 群联电子股份有限公司 |
主分类号: | G06F12/06 | 分类号: | G06F12/06;G06F12/02;G06F13/38 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 史新宏 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种数据处理方法、存储器控制器与存储器存储装置。该数据处理方法用于可复写式非易失性存储器模块。该方法包括接收属于一逻辑编程单元的一逻辑存取地址的写入数据串;选择第一物理编程单元;并且判断此写入数据串是否属于一种模式。本方法包括,如果此写入数据串属在此模式时,将对应此逻辑存取地址的识别信息设定为对应此模式的识别值,并且将对应此逻辑存取地址的识别信息存储至预设区域,其中此写入数据串不会被编程至所选择的物理编程单元中。本方法还包括将此逻辑编程单元映射至所选择的物理编程单元。基此,本方法可有效地缩短写入数据所需的时间。 | ||
搜索关键词: | 数据处理 方法 存储器 控制器 存储 装置 | ||
【主权项】:
一种数据处理方法,用于可复写式非易失性存储器模块,该可复写式非易失性存储器模块包括多个物理编程单元,每一这些物理编程单元包括数据位区与冗余位区,该数据位区包括多个物理存取地址,多个逻辑编程单元被配置以映射至少部分的这些物理编程单元,并且每一这些逻辑编程单元具有多个逻辑存取地址,该数据处理方法包括:从主机系统接收第一写入数据串,其中该第一写入数据串配置于这些逻辑存取地址之中的第一逻辑存取地址且该第一逻辑存取地址属于这些逻辑编程单元之中的第一逻辑编程单元;从这些物理编程单元之中选择第一物理编程单元;判断该第一写入数据串是否属于一模式;如果该第一写入数据串不属于该模式时,将对应该第一逻辑存取地址的识别信息设定为一预设值,将该第一写入数据串编程至该第一物理编程单元的数据位区的物理存取地址之中的一第一物理存取地址,并且将对应该第一逻辑存取地址的识别信息存储至预定区域;如果该第一写入数据串属于该模式,将对应该第一逻辑存取地址的识别信息设定为对应该模式的一识别值,并且将对应该第一逻辑存取地址的识别信息存储至该预定区域,其中该第一写入数据串不会被编程至该第一物理编程单元中;以及将该第一逻辑编程单元映射至该第一物理编程单元。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于群联电子股份有限公司,未经群联电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210161810.6/,转载请声明来源钻瓜专利网。
- 上一篇:一种用于单片机系统的同步串行数据发送装置
- 下一篇:一种变位机结构