[发明专利]抑制P型赝埋层中的硼杂质外扩的方法无效
申请号: | 201210022022.9 | 申请日: | 2012-01-31 |
公开(公告)号: | CN103035560A | 公开(公告)日: | 2013-04-10 |
发明(设计)人: | 刘冬华;段文婷;石晶;钱文生;胡君 | 申请(专利权)人: | 上海华虹NEC电子有限公司 |
主分类号: | H01L21/762 | 分类号: | H01L21/762;H01L21/265 |
代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 刘昌荣 |
地址: | 201206 上*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种抑制P型赝埋层中的硼杂质外扩的方法,工艺步骤为:1)在硅衬底表面淀积氧化硅、氮化硅,然后以氮化硅为阻挡层在P型硅衬底上刻蚀浅沟槽隔离结构,接着形成氧化硅及氧化硅侧墙;2)注入高浓度硼,形成重掺杂P型赝埋层;3)退火推进,同时进行轻度氧化,在P型赝埋层区域和非重掺杂区域的硅表面各生长一层氧化硅;4)注入重掺杂N型赝埋层。本发明通过在退火推进的同时,进行轻度氧化,在P型赝埋层区域的硅表面生长一层较厚的氧化硅,而在非重掺杂区域的硅表面生长一层较薄的氧化硅,抑制了P型赝埋层中的硼杂质的外扩,同时又不会影响到后续的N型赝埋层注入。 | ||
搜索关键词: | 抑制 型赝埋层 中的 杂质 方法 | ||
【主权项】:
抑制P型赝埋层中的硼杂质外扩的方法,包括步骤:1)在硅衬底表面淀积氧化硅、氮化硅,然后以氮化硅为阻挡层在P型硅衬底上刻蚀浅沟槽隔离结构,接着形成氧化硅及氧化硅侧墙;2)在浅沟槽隔离结构表面注入一道高浓度的P型杂质硼,形成重掺杂的P型赝埋层;3)退火推进;4)浅沟槽隔离结构表面注入一道高浓度的N型杂质,形成重掺杂的N型赝埋层;其特征在于,步骤3),在退火的同时进行轻度氧化,在P型赝埋层区域的硅表面和非重掺杂区域的硅表面各生长一层氧化硅。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹NEC电子有限公司,未经上海华虹NEC电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210022022.9/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造