[发明专利]一种高频智能卡中实现FDT精确计时的电路有效

专利信息
申请号: 201110257248.2 申请日: 2011-08-31
公开(公告)号: CN102968657A 公开(公告)日: 2013-03-13
发明(设计)人: 马哲;刘晓艳;王小宁;张建平 申请(专利权)人: 北京中电华大电子设计有限责任公司
主分类号: G06K19/077 分类号: G06K19/077
代理公司: 暂无信息 代理人: 暂无信息
地址: 100102 北京市朝阳*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 为了提高ISO/IEC 14443 TYPEA型高频非接触智能卡的兼容性,芯片设计需要完全符合或高于协议中规定的各个指标,在ISO/IEC 14443 TYPEA型非接智能卡标准中对于FDT(Frame Delay Time)参数的约束比较严格:误差范围要求[FDT-1/fc,FDT+0.4us+1/fc]、此处fc=13.56MHz,对于芯片设计实现有较大的难度。本发明提供了一种实现FDT精确计时的方法,通过FDT参数计时的精确实现,可以大大提高卡片与读卡器的兼容性能。
搜索关键词: 一种 高频 智能卡 实现 fdt 精确 计时 电路
【主权项】:
一种高频智能卡中实现FDT精确计时的电路,其特征在于:包括检波电路、解调处理电路、FDT参数计时起始点产生电路,FDT计数电路,其中:检波电路对天线包络信号进行检波处理,输出PICC_DEMO信号;解调处理电路对PICC_DEMO信号作进一步的滤波、量化、后处理操作,输出解调数据信号DEMO_DATA;FDT参数计时起始点产生电路由比较器、选择开关、高低参考电平构成,选择开关由解调数据信号DEMO_DATA控制,输入端包括高的参考电平FDT_REF_H和低的参考电平FDT_REF_L;比较器电路正端输入是检波电路输出信号PICC_DEMO,负端输入是选择开关输出信号;FDT计数电路用于产生FDT计时完成的标志信号FDT,由比较器输出信号PICC_FDT_DATA的上升沿触发开始计数,由DEMO_DATA的下降沿触发清零,当FDT计数电路计数到设定的参数后即输出FDT计时完成的标志信号FDT。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京中电华大电子设计有限责任公司,未经北京中电华大电子设计有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110257248.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top