[发明专利]基于DIF的基-2并行FFT处理器及其处理方法在审

专利信息
申请号: 201110243249.1 申请日: 2011-08-23
公开(公告)号: CN102955760A 公开(公告)日: 2013-03-06
发明(设计)人: 黄正 申请(专利权)人: 上海华魏光纤传感技术有限公司
主分类号: G06F17/14 分类号: G06F17/14
代理公司: 上海光华专利事务所 31219 代理人: 李仪萍
地址: 201711 上海市青浦区*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于DIF的基-2并行FFT处理器及其处理方法,该处理器包括并行FFT输入运算器、旋转因子模块和FFT处理器;所述并行FFT输入运算器包括2M路并行的加减法器、以及用以实现时序同步的延时单元,其中M为非负整数;所述FFT处理器包括2M路并行的FFTIP核;2M路并行的加减法器与2M路并行的FFTIP核一一对应相连;每一路加减法器的输出序列与旋转因子模块中的相应旋转因子相乘后均输入给与自身对应相连的一路FFTIP核;所述延时单元设置在并行FFT输入运算器中的加减法器的输入端、或/和输出端。本发明所述的基于DIF的基-2并行FFT处理器将长序列分裂成短序列,并由多个FFTIP核并行实现短序列的FFT,线性提高了处理速度和系统吞吐量。
搜索关键词: 基于 dif 并行 fft 处理器 及其 处理 方法
【主权项】:
一种基于DIF的基‑2并行FFT处理器,其特征在于:包括并行FFT输入运算器、旋转因子模块和FFT处理器;所述并行FFT输入运算器包括2M路并行的加减法器、以及用以实现时序同步的延时单元,其中M为非负整数;所述FFT处理器包括2M路并行的FFT IP核;2M路并行的加减法器与2M路并行的FFT IP核一一对应相连;每一路加减法器的输出序列与旋转因子模块中的相应旋转因子相乘后均输入给与自身对应相连的一路FFT IP核;所述延时单元设置在并行FFT输入运算器中的加减法器的输入端、或/和输出端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华魏光纤传感技术有限公司,未经上海华魏光纤传感技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110243249.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top