[发明专利]锗硅BiCMOS工艺中垂直型PNP三极管及制造方法有效

专利信息
申请号: 201010291876.8 申请日: 2010-09-26
公开(公告)号: CN102412278A 公开(公告)日: 2012-04-11
发明(设计)人: 周正良;季伟 申请(专利权)人: 上海华虹NEC电子有限公司
主分类号: H01L29/732 分类号: H01L29/732;H01L21/331;H01L21/265
代理公司: 上海浦一知识产权代理有限公司 31211 代理人: 丁纪铁
地址: 201206 上*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种锗硅BiCMOS工艺中垂直型PNP三极管,包括:集电区、外隔离区、基区和发射区。集电区由第一P型杂质区和P型赝埋层组成;P型赝埋层形成于有源区两侧的浅槽场氧底部且和有源区邻接,通过在P型赝埋层顶部形成深孔接触引出集电极。外隔离区包括一N型赝埋层,N型赝埋层形成于有源区两侧的浅槽场氧底部且和P型赝埋层相隔一横向距离。基区包括本征基区和外基区;本征基区由形成于有源区上部的N型硅外延层组成。发射区由形成于本征基区上的P型锗硅外延层和多晶硅层组成。本发明还公开了一种锗硅BiCMOS工艺中垂直型PNP三极管的制造方法。本发明能提高器件的特征频率,能和现有工艺集成、提高器件设计灵活性。
搜索关键词: 锗硅 bicmos 工艺 垂直 pnp 三极管 制造 方法
【主权项】:
一种锗硅BiCMOS工艺中垂直型PNP三极管,形成于P型硅衬底上,有源区通过浅槽场氧隔离,其特征在于,所述垂直型PNP三极管包括:一集电区,由第一P型杂质区和P型赝埋层组成;所述P型赝埋层形成于所述有源区两侧的所述浅槽场氧底部,所述P型赝埋层的宽度小于所述浅槽场氧底部宽度;所述第一P型杂质区形成于所述有源区中,所述第一P型杂质区的深度大于所述浅槽场氧的深度,所述第一P型杂质区和所述P型赝埋层形成连接,通过形成于所述P型赝埋层顶部的所述浅槽场氧中的深孔接触引出集电极;一外隔离区,由第二N型离子注入区和N型赝埋层组成,所述第二N型离子注入区形成于所述P型硅衬底中且和所述P型硅衬底表面的距离为1μm~2μm;所述N型赝埋层形成于所述有源区两侧的所述浅槽场氧底部,所述N型赝埋层的宽度小于所述浅槽场氧底部宽度、所述P型赝埋层位于靠近所述有源区的一端、所述N型赝埋层位于远离所述有源区的一端、所述N型赝埋层和所述P型赝埋层相隔一横向距离,所述N型赝埋层和所述第二N型离子注入区形成连接,通过形成于所述N型赝埋层顶部的所述浅槽场氧中的深孔接触引出外隔离区电极;一基区,包括一本征基区和一外基区;所述本征基区由形成于所述有源区上部的N型硅外延层组成,所述本征基区和所述第一P型杂质区形成接触;所述外基区形成于所述浅槽场氧上部多晶硅组成,所述外基区和所述本征基区形成横向接触并通过形成于所述外基区顶部的金属接触引出基极;一发射区,由第一P型锗硅外延层和第二P型多晶硅层组成,所述第一P型锗硅外延层形成于所述本征基区上部且和所述本征基区形成接触;所述第二P型多晶硅层形成于所述第一P型锗硅外延层上部且和所述第一P型锗硅外延层形成接触,通过形成于所述第二P型多晶硅层顶部的金属接触引出发射极。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹NEC电子有限公司,未经上海华虹NEC电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010291876.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top