[发明专利]用于保护高速缓存数据完整性的方法和装置有效
申请号: | 201010200765.1 | 申请日: | 2010-06-08 |
公开(公告)号: | CN101982816A | 公开(公告)日: | 2011-03-02 |
发明(设计)人: | L·伯特 | 申请(专利权)人: | LSI公司 |
主分类号: | G06F12/16 | 分类号: | G06F12/16 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 叶勇 |
地址: | 美国宾*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及用于保护高速缓存数据完整性的方法和装置,提供了一种执行RAID技术的DAS系统,其中DAS系统的DAS控制器外部的固态盘(SSD)阵列被DAS控制器用作WB高速缓冲存储器,以便执行WB高速缓存操作。使用外部SSD阵列作为WB高速缓冲存储器允许DAS系统完全实现高速缓存一致性,而不会明显增加DAS系统的复杂性,并且不会增加用于执行高速缓存操作的带宽数量。另外,使用外部SSD阵列作为WB高速缓冲存储器避免了镜像DAS控制器的需要。 | ||
搜索关键词: | 用于 保护 高速缓存 数据 完整性 方法 装置 | ||
【主权项】:
一种直接连接存储DAS系统,包括:配置为物理磁盘驱动器PD的廉价或独立磁盘冗余阵列RAID阵列的多个磁硬盘驱动器HDD;配置为高速缓冲存储器的固态盘SSD阵列;以及连接到所述PD的RAID阵列并且连接到所述SSD阵列的至少第一和第二DAS控制器,每个DAS控制器具有中央处理单元CPU、本地存储器设备和输入/输出I/O接口设备,其中每个CPU和每个本地存储器设备配置为执行与所述PD的RAID阵列的RAID配置一致的RAID级别的技术,并且其中每个CPU配置为执行使得在相应DAS控制器中接收的数据被临时存储在所述SSD阵列的高速缓冲存储器内,并且随后被存储在所述PD的RAID阵列的一个或多个PD内的高速缓存算法。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于LSI公司,未经LSI公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010200765.1/,转载请声明来源钻瓜专利网。
- 上一篇:压缩机
- 下一篇:一种具有时统接口的多通道通讯装置
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置