[发明专利]缓冲电路有效
申请号: | 201010129864.5 | 申请日: | 2007-10-19 |
公开(公告)号: | CN101777904A | 公开(公告)日: | 2010-07-14 |
发明(设计)人: | 山崎善一 | 申请(专利权)人: | 佳能株式会社 |
主分类号: | H03K19/0175 | 分类号: | H03K19/0175;H03K19/0185 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 党建华 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种缓冲电路,其同时满足具有权衡关系的低功耗需求和改善转换速率特性。提供电压差检测电路11和12,用于检测上升和拖尾处的输入信号与输出信号之间的电压差。基于这种电压差,电压-电流转换电路21和22增大要提供到构成输出电路的输出NMOS晶体管m1和输出PMOS晶体管m2的源极端子的偏置电流。并且,电压差检测电路11和12具有偏移电压。只有在电压差变化成高于偏移电压的电平时,也就是说,在输入信号突然变化(上升或下降)时,才增大偏置电流。 | ||
搜索关键词: | 缓冲 电路 | ||
【主权项】:
一种缓冲电路,所述缓冲电路具有输出单元,所述输出单元具有输出端子,所述输出端子用于输出基于输入的输入信号的输出信号,其中所述输出单元包括:第一晶体管,其具有连接到所述输出端子的一个主电极;以及第二晶体管,其具有连接到所述输出端子、并且连接到所述第一晶体管的所述一个主电极的一个主电极,以及所述缓冲电路包括:第三晶体管,用于基于所述输入信号降低所述第一晶体管的控制电极的电压;第四晶体管,用于基于所述输入信号增大所述第二晶体管的控制电极的电压;第一电压差检测电路,用于检测所述输出信号以所述输入信号为基准的电压差;第二电压差检测电路,用于检测所述输入信号以所述输出信号为基准的电压差;第一电流提供单元,用于基于由所述第一电压差检测电路所检测的电压差的绝对值,增大在所述第三晶体管中流动的电流;以及第二电流提供单元,用于基于由所述第二电压差检测电路所检测的电压差的绝对值,增大在所述第四晶体管中流动的电流。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于佳能株式会社,未经佳能株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010129864.5/,转载请声明来源钻瓜专利网。