[发明专利]电源电压产生电路无效
申请号: | 200410091889.5 | 申请日: | 2004-12-25 |
公开(公告)号: | CN1797279A | 公开(公告)日: | 2006-07-05 |
发明(设计)人: | 江武;黄永兆;李云 | 申请(专利权)人: | 鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司 |
主分类号: | G06F1/26 | 分类号: | G06F1/26;H02M3/10 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518109广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种电源电压产生电路,其包括一NMOS晶体管、一PMOS晶体管、一第一开关晶体管及一第二开关晶体管。其中NMOS晶体管与PMOS晶体管的漏极形成电源电压输出端,源极与电源相连,栅极分别耦合至第一开关晶体管与第二开关晶体管的集电极。第一开关晶体管、第二开关晶体管的基极与集电极经由电阻与电源相连,发射极经由电阻接地,此外,第一开关晶体管与第二开关晶体管的发射极还与一信号源相连。通过利用本发明,可以避免计算机等电子产品在从“休眠”状态进入正常工作状态时发生死机现象,并降低制造成本。 | ||
搜索关键词: | 电源 电压 产生 电路 | ||
【主权项】:
1.一种电源电压产生电路,包括一NMOS晶体管(Q3)、一PMOS晶体管(Q4)、一第一开关晶体管(Q5)及及一第二开关晶体管(Q6),该NMOS晶体管(Q3)与PMOS晶体管(Q4)的漏极相互连接形成一电源电压输出端;该NMOS晶体管(Q3)的栅极接至该第一开关晶体管(Q5)的集电极,源极接至一第一系统电源端;该第一开关晶体管(Q5)及该第二开关晶体管(Q6)的基极经由一第一电阻(R1)与一第二备用电源端相连;其特征在于,该电路还包括:该第一开关晶体管(Q5)的集电极经一第四电阻(R2)与一第二系统电源端相连,发射极经由一第五电阻(R3)接地;该第二开关晶体管(Q6)之集电极经由一第四电阻(R4)与一第一备用电源端相连,其射极经由一第五电阻(R5)接地;该第二开关晶体管(Q6)及该第一开关晶体管(Q5)的发射极还与一信号源相连;及该PMOS晶体管(Q4)的栅极接至该第二开关晶体管(Q6)的集电极,源极接至该第一备用电源端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司,未经鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200410091889.5/,转载请声明来源钻瓜专利网。
- 上一篇:奥硝唑凝胶剂
- 下一篇:金属构件表面磷化处理液