[实用新型]宽带跳频综合器装置无效

专利信息
申请号: 02203421.8 申请日: 2002-02-06
公开(公告)号: CN2524435Y 公开(公告)日: 2002-12-04
发明(设计)人: 衷洁 申请(专利权)人: 信息产业部电子第五十四研究所
主分类号: H04K3/00 分类号: H04K3/00
代理公司: 石家庄冀科专利事务所有限公司 代理人: 高锡明
地址: 050081 河北省石家庄*** 国省代码: 河北;13
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开了一种宽带跳频综合器装置,它涉及通信领域中的微波跳频抗干扰跳频综合器。它由微处理器、跳频控制器、宽带跳频综合器、跳频时钟、主振时钟及电源等部件组成。它采用FPGA可编程器和集成频率综合器电路结合,实现跳频综合器在跳频控制器的作用下快速跳频,输出高速跳变的射频频率。并且本实用新型采用密钥、频率表号控制产生随机跳频图案,具有优良的随机性和保密性。本实用新型还具有跳频性能稳定可靠,集成化程度高,成本低,调试制作简易,便于批量生产等特点。适用于微波跳频抗干扰通信中作跳频综合器。
搜索关键词: 宽带 综合 装置
【主权项】:
1.一种由微处理器(1)、跳频时钟(2)、跳频控制器(3)、主振时钟(5)、电源(6)组成的宽带跳频综合器装置,其特征在于还有宽带跳频综合器(4)组成,其中微处理器(1)出端口1通过数据总线与跳频控制器(3)入端口1连接,跳频控制器(3)出端口2通过数据总线与宽带跳频综合器(4)入端口1连接、入端口3与跳频时钟(2)出端连接、入端口4与外接频率表号出端口B连接、入端口5与外接密钥出端口C连接;宽带跳频综合器(4)出端口2通过数据总线与输出端口A连接、主振时钟(5)出端与宽带跳频综合器(4)入端口3连接,电源(6)出端+V1、+V2电压端与各部件相应电源端并接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于信息产业部电子第五十四研究所,未经信息产业部电子第五十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/02203421.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top